一、用FPGA实现的位同步电路(论文文献综述)
侯欢[1](2021)在《基于FPGA的旋转件测试信号的无线传输系统研究》文中指出在大型旋转机械的传动系统中,其旋转部件的性能及安全性起着至关重要的作用,因此对旋转部件的参数,如压力、应变、扭矩、振动等状态进行在线测试,可以检测出系统运行的环境对旋转构件的强度、性能、寿命、安全等方面的影响。在风力发电机中,对其旋转部件齿轮箱的应变参数进行测试,可以有效的评估其运行状态,从而延长其使用寿命。本文在对旋转件测试信号传输技术深入分析之后,针对现有接触式测试信号传输技术的不足,并结合旋转件测试信号传输技术要求,研究并设计了一种基于FPGA的旋转件测试信号的无线传输系统,主要研究内容如下:首先,针对接触式数据传输存在的问题,提出了非接触式的数据传输方案,之后通过分析几种非接触式数据传输原理及传输性能,选择采用快速且可靠性高的红外无线数据传输方式,进而构建了旋转件应变测试的红外无线数据传输整体方案;根据光信号传输设计的要求,对三种光调制方法的性能进行了分析比较,提出采用脉冲位置调制(Pulse position modulation,PPM)的光调制方法,提高了光传输的平均功率利用率。其次,详细论述了PPM的编码理论以及通信系统中位同步和帧同步的原理,利用可编程器件资源丰富,构建数字电路灵活等特点,给出了基于FPGA的PPM调制解调系统的实现方法,并进行了仿真验证;考虑到在红外光电传输过程中有许多数据干扰问题,选用并编写CRC校验进行差错控制,提高了红外数据传输的可靠性。再次,根据旋转件测试系统要求,设计相关硬件电路并搭建应变测试实验平台,介绍了各个硬件电路的功能及工作原理,构建满足本课题要求的红外通信链路设计;对整个红外无线数据的传输进行了完善,将接收到的数据通过FPGA的UART传给PC端,实现了FPGA与PC端的串口通信。最后,利用Matlab编写了上位机旋转件测试信号无线数据监控界面,该界面可以实现对数据的缓存和将数据波形实时显示的功能;对整个系统进行一系列可靠性和通信性能的测试实验以及与有线的滑环测试实验进行对比,验证了该系统能实现对应变数据的测试和传输,进而避免了有线数据传输带来的各种弊端。
孙钰博[2](2020)在《双模ADS-B接收机基带芯片关键技术研究》文中进行了进一步梳理广播式自动相关监视系统(Automatic Dependent Surveillance-Broadcast,ADS-B)是一种基于全球卫星定位系统(Global Positioning System,GPS)和利用“空-地”、“空-空”数据链实现空中监视和信息传递的航行监视新技术。ADS-B技术具有数据更新速度快、包含信息更丰富、目标位置精度高、维护费用低等优点。国际民航组织(International Civil Aviation Organization,ICAO)将ADS-B技术确定为未来监视技术发展的主要方向,ADS-B也是中国民航局重点推进的新技术。ADS-B系统分为ADS-B OUT和ADS-B IN,方便飞行员和管制员实时监控飞机的飞行状态和周围空域的交通状况,同时也方便了管制员对空域的管控,防止飞行器空中相撞。ADS-B接收机在空域和机场场面监视等领域具有重要的作用。目前的ADS-B接收机以分立系统为主,芯片化可以降低其功耗、体积和成本等,在民用无人机领域具有重要的价值。国内外研究学者围绕ADS-B技术开展了大量的研究工作,但是ADSB接收机基带芯片暂时还没有成熟、完整的商业解决方案。本文设计了一种可以兼容1090ES和UAT模式的ADS-B接收机基带芯片系统方案。首先,本文设计了双模ADS-B接收机基带芯片系统,研究了完整的中频数字下变频技术、信号的调制和解调技术以及积分型位同步技术等。其次,实现了双模ADSB接收机基带芯片系统的算法模型设计,对各个模块单独进行算法建模和仿真,推敲各个模块的参数信息,并进行系统算法模型的整体仿真,验证系统设计方案的可行性。然后,在System Generator平台完成双模ADS-B接收机基带芯片系统电路模型的搭建,仿真验证系统电路设计的可实现性,并将系统电路模型转化生成相应的FPGA设计文件,在Vivado中直接以IP Catalog形式对系统设计进行调用。最后,基于Xilinx Zynq-7000 xc7z100ffg900-2开发板对双模ADS-B接收机基带芯片系统进行FPGA原型验证。本文完成了双模ADS-B接收机基带芯片系统的Matlab算法模型设计与验证、System Generator电路模型设计与验证、FPGA硬件验证与调试,形成了双模ADS-B接收机基带芯片系统的完整设计方案,为最终芯片化提供了技术支撑。在200MHz时钟下,双模ADS-B接收机基带系统的设计时序满足路径时序分析;假设1090ES和UAT通道ADS-B接收机基带系统同时工作,系统总功耗为1.001W,各资源使用单元数为:LUT 10994、FF 23957、BRAMs 345.5、DSP 68,系统资源开销约为FPGA开发板总资源的1/2。
刘俊[3](2016)在《码率可调的FSK/GFSK数字电路设计》文中认为如今无线传感器网络的应用越来越广泛,在不同应用环境中所需要的数据传输速率不同,如实时语音传输等应用环境需要较高的数据传输速率,而温度、湿度等信息交互需要的数据传输速率较低,所以研究码率可调的数字基带电路具有重要意义。论文从多码率无线通信芯片的功能出发,设计多码率数字基带电路,数字基带电路主要包括时钟产生电路、白化、CRC电路、高斯滤波电路、数字下变频、抽取滤波、鉴相解调电路、频偏补偿电路和同步电路等模块,并完成数字基带电路的仿真、RTL设计和测试。时钟产生电路包括小数分频器、两个整数分频器,小数分频器根据码率控制字对系统时钟进行分频,采用基于加法器溢出的电路结构实现,分频器电路为基带系统各模块提供时钟信号。数字接收链路接收到的数据为Sigma-Delta ADC调制器输出的串行中频信号,首先进行数字下变频,再进行抽取滤波处理,数字下变频电路采用Weaver结构,与并行数字下变频电路相比,串行数字下变频可节约电路资源,将ADC的抽取滤波电路在数字基带电路中实现,既可实现模数转换器的功能,又可实现抽取滤波,降低解调电路的数据处理速率。频偏补偿电路中,当前数据减去延时一个码元周期的数据并取模,模值与计算所得阈值进行比较,若大于阈值,则求得直流分量并进行频偏补偿。解调电路采用直接鉴相解调,位同步采用积分型位同步电路,高斯滤波电路的实现采用查找表结构。设计FPGA验证平台,对数字基带电路系统进行功能验证,验证结果表明数字基带电路系统功能正确。基于中芯国际公司SMIC0.18μm工艺流片,数字基带电路面积为0.60mm2,测试结果表明,芯片支持FSK和GFSK,数据传输速率可设置为1kbps~500kbps,设置步进为0.05bit,在高斯白噪声信道中信噪比为13.0dB时,解调误码率均低于0.1%,性能指标达到设计要求。
张智明[4](2016)在《基于FPGA的位同步电路设计》文中研究表明在基于FPGA的自同步实现中,应用数字锁相技术,从接收的比特流中快速提取同步脉冲以正确采样输入码元。该方案以相位计数器为基础,采用相位分段调整方法,对鉴相结果进行分类,并据此快速调整相位计数值,最终生成同步脉冲。采用Xilinx FPGA实现位同步电路,并结合仿真波形分析电路工作过程。结果表明,该电路占用资源少,同步速度快,并且能容忍一定程度的输入码元抖动,所设计电路能稳定地工作在实际通信链路中。
高跃明,潘少恒,麦炳源,韦孟宇,杜民[5](2011)在《电耦合型人体通信收发器的设计与实现》文中研究说明针对电流耦合型人体通信的特点,以FPGA为平台,分别设计出基于DDS的2CPFSK调制器、全数字锁相环位同步电路和信号解调器。此外,外围电路实现了发送端低通滤波、信号保持和接收端前处理等功能。最后对电流耦合型人体通信收发器的进行人体实验。实验结果表明收发器满足设计要求,可以实现数字基带信号在人体内的传输。
栾帅[6](2011)在《基于FPGA列车通信网络设备的研究》文中研究表明摘要:本文采用基于现场可编程门阵列(FPGA)设计多功能车辆总线(MVB)控制器芯片。跨时钟域传输信号的处理、MVB通信中的同步处理和曼彻斯特解码是设计控制器的关键和难点。本文首先分析了基于FPGA跨时钟域设计的亚稳态现象。根据同步设计思想,对跨时钟域传输的信号进行同步处理,减少了亚稳态现象的出现。分析MVB通信中的帧同步和位同步。根据列车通信网络标准规定,设计了具有误差信号识别能力的帧同步模块;在研究锁相环技术及开环的位同步信号提取技术的基础上,设计了具有抗信号抖动的快速位同步模块。分析MVB通信中数据译码的问题。通过解码算法的分析,并根据MVB帧数据编码的特点,提出了以有效跳变沿为采样基准的多点采样算法,实现了帧数据的准确译码。上述各模块的设计采用自顶向下的模块化设计方法,采用Verilog硬件描述语言设计完成,并通过QuartusⅡ集成工具和ModelSim仿真工具进行了综合和仿真测试。最终在Altera公司的EP1C3T100系列芯片中,进行了板级调试,在示波器中观察到从输入的MVB帧中得到的时钟信号和解码信号。
隆志远[7](2010)在《基于FPGA和光电耦合的旋转机械非接触双向信号传输系统》文中认为旋转机械的应用非常广泛,在对它的研究中,如何实时测量旋转件上的各种参数以及对其上的激励元件进行控制一直是工程师感兴趣的课题。本文针对传统接触式数据传输系统中存在的结构复杂,带宽窄、易受干扰等缺点,通过对比目前各种主流无线传输技术,提出采用红外光传输方式来完成旋转机械与固定部件间的非接触双向数据传输。红外技术应用于非接触式测量系统中,具有轻便、快速、可靠性高的特点,且不受转速限制。本文第一章总结了旋转机械测量的传统方法和存在的缺点,并概述了当前国际国内的常用的非接触测量手段;第二章在已有的硬件平台上,根据多通道参数实时测量和控制的需要,提出了系统的总体设计方案;明确了数据通路采用同步和异步传输相结合加PCI总线传输的思路;第三章从详细分析通信系统中位同步和帧同步原理入手,利用可编程器件资源丰富,构建数字电路灵活的特点,给出了基于FPGA的同步接收电路的实现方法;第四章则围绕前面各章内容完成采集、传输部分的硬件电路设计;第五章先构建PCI采集平台,然后对整个系统进行测试并给出最终试验结果;最后是全文的总结和展望。通过在FPGA内部综合出速率达2Mbps的同步接收电路来完成对旋转机械上各路参数快速、可靠地接收,并将数据通过固定侧的PCI接口传输给应用程序,完成对旋转机械上待测量的采集和分析;根据分析结果,也可以由应用程序发出命令或数据经红外方式传递给旋转侧的接收电路,以对其上的激励元件进行控制。该方案在旋翼静态条件下进行了试验,结果表明,信号传输可靠,误码率极低,具有很大推广性。
沙军[8](2010)在《微型飞行器地面站数字通信子系统中频处理单元的研制》文中研究指明微型飞行器以其潜在的应用前景和使用价值,使它在较短的时间内吸引了许多研究者的关注,如何有效地控制微型飞行器的飞行状态和及时准确地获取微型飞行器传回的数据信息,是微型飞行器系统研究的热点问题之一。依据微型飞行器数字传输系统全数字化的要求,本文以FPGA为核心构建了微型飞行器地面控制站数字通信子系统的中频处理单元。通过该单元,地面控制站上传遥控命令给微型飞行器,以控制微型飞行器的飞行状态;另一方面,地面控制站对微型飞行器传回的视频数据及飞行器飞行状态参数进行解调恢复,使地面人员及时获取相关信息数据。文章探讨了地面控制站数字通信子系统中频处理单元的工作原理和流程,完成了该单元的FPGA核心电路、电源供电电路、A/D和D/A等单元电路的硬件设计;在对组成该单元的调制、解调,卷积编码与译码等关键模块的FPGA实现算法进行分析和设计基础上,用Modelsim软件对QPSK调制、解调模块和卷积码的编译码模块进行了仿真,验证了设计的正确性;在此基础上研制了地面控制站通信子系统中频处理单元。该单元由于采用了高集成度的硬件电路和经过优化的FPGA程序,从而有效地保证了地面控制站系统与微型飞行器之间的高速数据传输。
陆智超,赵旦峰,朱铁林[9](2010)在《一种MSK调制解调器的硬件实现方案》文中认为MSK调制方式由于具有恒包络、频带利用率高等优点已广泛应用于现代通信中,但MSK的具体硬件电路实现一直是通信系统中的一个难点。依照具体项目给出一种适合硬件实现的MSK调制、解调方案,并详细介绍了方案中载波同步、位同步、帧同步电路的原理。
张水英,金学波,杜晶晶[10](2009)在《可变性能位同步电路的设计及其实现》文中进行了进一步梳理介绍了传统的数字锁相环提取位同步信号的原理,提出了一种改进的可变性能位同步电路FPGA实现方法,该方法首先通过相位比较器得到接收码元序列与本地位同步信号之间的相位差,根据相位差来控制K计数器的计数,由计数器去控制减加脉冲数。通过设置计数器的K值,可改变电路的最大相位误差及同步建立时间等性能。
二、用FPGA实现的位同步电路(论文开题报告)
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
本文主要提出一款精简64位RISC处理器存储管理单元结构并详细分析其设计过程。在该MMU结构中,TLB采用叁个分离的TLB,TLB采用基于内容查找的相联存储器并行查找,支持粗粒度为64KB和细粒度为4KB两种页面大小,采用多级分层页表结构映射地址空间,并详细论述了四级页表转换过程,TLB结构组织等。该MMU结构将作为该处理器存储系统实现的一个重要组成部分。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
三、用FPGA实现的位同步电路(论文提纲范文)
(1)基于FPGA的旋转件测试信号的无线传输系统研究(论文提纲范文)
致谢 |
摘要 |
ABSTRACT |
1 引言 |
1.1 研究背景及意义 |
1.2 研究现状及发展趋势 |
1.2.1 国外测试信号传输发展概况 |
1.2.2 国内测试信号传输发展概况 |
1.2.3 测试信号传输的发展趋势 |
1.3 本文主要工作及章节安排 |
2 旋转件应变测试系统总体方案设计 |
2.1 测试信号传输方式 |
2.1.1 接触式传输 |
2.1.2 非接触式传输 |
2.2 非接触式信号传输技术理论 |
2.2.1 非接触式信号传输的要求 |
2.2.2 非接触式信号传输的方式 |
2.3 光电数据传输系统的基本组成 |
2.3.1 光信号传输设计原理 |
2.3.2 光信号传输实现方式 |
2.4 光信号调制方法比较及选择 |
2.4.1 光信号传输设计要求 |
2.4.2 光调制方法及原理 |
2.4.3 调制方法性能比较 |
2.5 本章小结 |
3 基于FPGA的 PPM调制解调系统设计 |
3.1 嵌入式处理器性能的分析与选择 |
3.2 PPM调制系统的设计及仿真 |
3.2.1 PPM的数学模型 |
3.2.2 PPM调制系统设计 |
3.2.3 PPM调制系统仿真 |
3.3 PPM解调系统的设计及仿真 |
3.3.1 位同步设计原理 |
3.3.2 帧同步设计原理 |
3.3.3 边沿脉冲信号设计原理 |
3.3.4 PPM解调系统设计 |
3.3.5 PPM解调系统仿真 |
3.4 CRC生成器及CRC校验 |
3.4.1 CRC校验的原理 |
3.4.2 CRC校验的实现 |
3.5 本章小结 |
4 应变测试系统硬件电路设计 |
4.1 应变信号的测量 |
4.1.1 应变电桥的设计 |
4.1.2 放大电路的设计 |
4.1.3 多路复用器的设计 |
4.2 光发射电路及光接收电路设计 |
4.2.1 电源电路设计 |
4.2.2 光发射电路设计 |
4.2.3 光接收电路设计 |
4.3 光通信链路设计 |
4.4 实验平台的搭建 |
4.5 本章小结 |
5 上位机监控界面设计与系统性能测试 |
5.1 UART通信接口电路设计 |
5.2 系统上位机设计与整体联调 |
5.2.1 上位机界面总体设计 |
5.2.2 图形界面布局 |
5.2.3 M文件回调函数设计 |
5.3 系统运行及性能测试 |
5.3.1 系统整体运行测试 |
5.3.2 与滑环测试实验对比 |
5.3.3 数据传输性能测试 |
5.4 本章小结 |
6 总结与展望 |
6.1 总结 |
6.2 展望 |
参考文献 |
作者简历及攻读硕士学位期间取得的研究成果 |
学位论文数据集 |
(2)双模ADS-B接收机基带芯片关键技术研究(论文提纲范文)
摘要 |
ABSTRACT |
符号对照表 |
缩略语对照表 |
第一章 绪论 |
1.1 研究背景与意义 |
1.2 国内外研究现状 |
1.3 论文主要研究工作 |
第二章 ADS-B系统与数据链协议分析 |
2.1 ADS-B系统 |
2.2 发射机与接收机系统 |
2.3 ADS-B接收机系统 |
2.4 ADS-B数据链协议 |
2.5 本章小结 |
第三章 系统设计和算法模型研究 |
3.1 系统设计方案 |
3.2 数字下变频关键技术研究 |
3.2.1 信号采样率确定 |
3.2.2 信号整数倍抽取 |
3.2.3 数控振荡器 |
3.2.4 有限长单位冲激响应滤波器 |
3.2.5 积分梳状滤波器 |
3.3 信号的调制和解调技术研究 |
3.3.1 信号2ASK调制 |
3.3.2 信号2CPFSK调制 |
3.3.3 2ASK调制信号的解调方案设计 |
3.3.4 2CPFSK调制信号的解调方案设计 |
3.4 系统算法模型整体仿真 |
3.4.1 1090ES通道系统算法模型仿真 |
3.4.2 UAT通道系统算法模型仿真 |
3.5 本章小结 |
第四章 系统电路模型设计与仿真 |
4.1 System Generator简要介绍 |
4.2 系统电路模型设计 |
4.3 数字下变频电路模型设计 |
4.4 信号解调电路模型设计 |
4.5 积分型位同步电路设计与仿真 |
4.5.1 积分型位同步电路设计 |
4.5.2 积分型位同步电路仿真 |
4.6 系统电路模型整体仿真 |
4.6.1 1090ES通道系统电路模型仿真 |
4.6.2 UAT通道系统电路模型仿真 |
4.7 本章小结 |
第五章 FPGA硬件验证与调试 |
5.1 FPGA仿真 |
5.2 FPGA硬件调试 |
5.2.1 时钟产生 |
5.2.2 输入数据准备 |
5.2.3 ILA和 VIO使用 |
5.2.4 FPGA约束 |
5.2.5 功能验证 |
5.2.6 性能测试 |
5.3 本章小结 |
第六章 总结与展望 |
6.1 论文总结 |
6.2 工作展望 |
参考文献 |
致谢 |
作者简介 |
(3)码率可调的FSK/GFSK数字电路设计(论文提纲范文)
摘要 |
Abstract |
第一章 绪论 |
1.1 课题背景 |
1.2 国内外研究现状 |
1.3 论文的研究目标和主要内容 |
第二章 数字基带电路系统概述 |
2.1 FSK/GFSK调制技术 |
2.1.1 FSK调制原理 |
2.1.2 GFSK调制原理 |
2.2 调制实现方案 |
2.2.1 直接数字频率合成 |
2.2.2 基于锁相环直接调制 |
2.3 常见接收机结构 |
2.3.1 超外差接收机结构 |
2.3.2 零中频接收机结构 |
2.3.3 数字中频接收机结构 |
2.4 FSK/GFSK解调技术 |
2.5 本章小结 |
第三章 码率可调数字基带系统设计 |
3.1 数字基带系统结构及帧格式 |
3.2 无线发射机数字基带电路 |
3.2.1 数据白化 |
3.2.2 CRC校验 |
3.2.3 高斯滤波器 |
3.2.4 调制频偏控制 |
3.2.5 发射机数字基带电路的MATLAB仿真 |
3.3 数字基带解调预处理电路 |
3.3.1 解调预处理电路基本结构 |
3.3.2 改进的解调预处理电路结构 |
3.3.3 解调预处理电路的MATLAB仿真分析 |
3.4 数字基带鉴相解调电路 |
3.4.1 应用于鉴相解调电路的CORDIC算法分析 |
3.4.2 基于CORDIC算法求相位步骤 |
3.4.3 改进的频偏补偿电路结构 |
3.5 同步技术 |
3.6 解调误码率性能仿真分析 |
3.7 本章小结 |
第四章 码率可调数字基带电路设计与Modelsim仿真 |
4.1 分频器电路设计 |
4.2 发射机数字基带电路设计 |
4.2.1 CRC电路设计 |
4.2.2 数据白化电路设计 |
4.2.3 高斯滤波器电路设计 |
4.2.4 调制频偏控制电路设计 |
4.3 接收机数字基带电路设计 |
4.3.1 NCO电路设计 |
4.3.2 抽取滤波器电路设计 |
4.3.3 鉴相解调电路设计 |
4.3.4 频偏补偿电路设计 |
4.3.5 同步电路设计 |
4.4 收发机数字基带电路的Modelsim仿真 |
4.4.1 发射机数字基带电路的Modelsim仿真 |
4.4.2 接收机数字基带电路的Modelsim仿真 |
4.5 本章小结 |
第五章 码率可调数字基带电路的FPGA验证与芯片测试 |
5.1 码率可调数字基带电路的FPGA验证 |
5.1.1 数字基带电路的FPGA验证平台设计 |
5.1.2 数字基带电路的综合结果分析 |
5.1.3 码率可调数字基带电路的FPGA功能验证 |
5.2 码率可调数字基带电路的ASIC实现及测试 |
5.2.1 码率可调数字基带电路的ASIC实现 |
5.2.2 码率可调数字基带电路的芯片测试 |
5.2.3 数字基带电路的芯片测试结果与分析 |
5.3 本章小结 |
第六章 总结和展望 |
6.1 总结 |
6.2 展望 |
致谢 |
参考文献 |
作者简介 |
(6)基于FPGA列车通信网络设备的研究(论文提纲范文)
致谢 |
中文摘要 |
ABSTRACT |
1 绪论 |
1.1 课题研究的背景 |
1.2 国内外研究现状 |
1.3 存在的问题 |
1.4 课题研究的内容 |
2 基于FPGA跨时钟域信号传输的研究 |
2.1 MVB通信中的亚稳态现象及分析 |
2.1.1 MVB通信中的亚稳态现象 |
2.1.2 减少亚稳态出现的分析 |
2.1.3 减少亚稳态出现的措施 |
2.2 复位设计中的亚稳态现象及分析 |
2.2.1 逻辑设计中的同步复位和异步复位 |
2.2.2 异步复位设计中的亚稳态现象与影响 |
2.2.3 异步复位中亚稳态的评估 |
2.2.4 减少异步复位中亚稳态的措施 |
3 MVB通信中同步的分析和实现 |
3.1 帧同步 |
3.1.1 帧同步原理 |
3.1.2 帧同步模块设计 |
3.1.3 帧同步模块仿真和分析 |
3.2 位同步 |
3.2.1 位同步的实现方案 |
3.2.2 位同步模块设计 |
3.2.3 位同步模块的仿真和分析 |
4 MVB通信中数据译码的实现 |
4.1 曼彻斯特码解码方案的比较 |
4.1.1 单点采样法 |
4.1.2 多点采样法 |
4.1.3 结合位同步的多点采样法 |
4.2 帧数据译码的实现 |
4.2.1 分界符数据译码的实现 |
4.2.2 帧有效数据译码的实现 |
4.3 帧数据译码的仿真和分析 |
4.3.1 分界符译码的仿真和分析 |
4.3.2 帧有效数据译码的仿真和分析 |
4.4 综合仿真和验证 |
4.4.1 综合仿真 |
4.4.2 验证 |
5 结论与展望 |
参考文献 |
作者简历 |
学位论文数据集 |
(7)基于FPGA和光电耦合的旋转机械非接触双向信号传输系统(论文提纲范文)
摘要 |
Abstract |
第一章 绪论 |
1.1 论文研究背景和意义 |
1.2 旋转机械信号传输方式介绍 |
1.2.1 接触方式 |
1.2.2 非接触方式 |
1.2.3 感应式 |
1.2.4 光传输 |
1.3 非接触传输关键技术 |
1.4 国内外研究现状 |
1.5 论文研究的目标和内容 |
1.5.1 论文研究目标 |
1.5.2 论文研究内容 |
第二章 旋转机械非接触双向信号传输系统的总体设计 |
2.1 非接触传输方法概述 |
2.1.1 无线电传输方式 |
2.1.2 光传输方式 |
2.1.3 两种传输方式的比较 |
2.2 红外传输概述 |
2.2.1 红外通信协议 |
2.2.2 红外收、发器件 |
2.2.3 红外编解码控制器 |
2.3 光传输通道研究 |
2.4 系统总体结构和通道设计 |
2.5 红外器件选型 |
2.5.1 红外接收头HSDL 4400 的性能 |
2.5.2 红外接收头BPVF22N 的性能 |
2.5.3 红外接收器LT1328 的性能 |
2.6 数据传输方式 |
2.6.1 上行通道传输方式(同步接收) |
2.6.2 下行通道传输方式(高速串口模式) |
2.7 红外光编码方式的选择 |
2.7.1 NRZ 编码 |
2.7.2 4-PPM 编码 |
本章小结 |
第三章 红外光同步通信系统的研究和实现 |
3.1 红外传输方式概述 |
3.2 位同步的实现 |
3.3 锁相环原理 |
3.4 数字鉴相器 |
3.4.1 正向过零型数字锁相环路 |
3.4.2 超前滞后数字鉴相器 |
3.4.3 触发器型数字鉴相器 |
3.5 压控振荡器原理和实现 |
3.6 帧同步电路的设计 |
3.6.1 帧头设计 |
3.6.2 帧头信号检测 |
3.6.3 保护电路 |
本章小结 |
第四章 旋转机械信号传输电路设计 |
4.1 多通道数据采集电路 |
4.1.1 电源电路 |
4.1.2 信号调理电路 |
4.1.3 模数转换电路 |
4.1.4 多路采集的硬件架构研究 |
4.2 复接 |
4.2.1 多路复接 |
4.2.2 采样速率的匹配设计 |
4.3 上行同步接收电路的硬件实现 |
4.3.1 上行数据接收 |
4.3.2 上行数据分接与缓存 |
4.4 下行数据缓冲电路 |
4.4.1 下行缓冲电路 |
4.4.2 下行高速串口接收电路 |
4.4.3 MAX531 介绍 |
4.4.4 MAX531 的控制 |
本章小结 |
第五章 PCI总线传输和系统测试 |
5.1 PCI 总线概述 |
5.2 PCI 接口卡硬件开发 |
5.2.1 硬件开发方案选择 |
5.2.2 PLX9054 介绍 |
5.3 FPGA 与PCI 接口设计 |
5.4 软件设计 |
5.4.1 驱动程序设计 |
5.4.2 自制PCI 采集卡的配置 |
5.4.3 PCI 卡与主机联调 |
5.4.4 基于VC6.0 多线程的应用程序设计 |
5.4.5 系统测试结果 |
本章小结 |
第六章 总结和期望 |
参考文献 |
致谢 |
在学期间的研究成果及发表的学术论文 |
附录 |
(8)微型飞行器地面站数字通信子系统中频处理单元的研制(论文提纲范文)
摘要 |
ABSTRACT |
第一章 绪论 |
1.1 课题来源 |
1.2 微型飞行器的基本概念 |
1.3 数字通信系统的基本概念 |
1.4 FPGA 技术带动数字通信的进一步发展 |
1.5 本文的主要工作及意义 |
第二章 地面站数字通信子系统中频处理单元的原理研究 |
2.1 地面站上行通信链路中频处理单元 |
2.1.1 卷积编码基本原理 |
2.1.2 中频调制基本原理 |
2.2 地面站下行通信链路中频处理单元 |
2.2.1 卷积译码基本原理及数字实现 |
2.2.2 中频解调基本原理及数字实现 |
2.3 本章小结 |
第三章 地面站数字通信子系统中频处理单元硬件设计 |
3.1 系统硬件设计总体方案 |
3.2 FPGA 核心电路设计 |
3.2.1 FPGA 内部结构及选型 |
3.2.2 电源模块设计 |
3.2.3 复位电路设计 |
3.2.4 JTAG 接口电路 |
3.3 A/D 转换单元 |
3.4 D/A 转换单元 |
3.5 串口调试模块 |
3.6 PCB 抗干扰设计 |
3.7 本章小结 |
第四章 地面站数字通信子系统中频处理单元软件设计及仿真 |
4.1 上行链路软件设计及仿真 |
4.1.1 卷积码编码器软件设计及仿真 |
4.1.2 QPSK 调制器软件设计及仿真 |
4.1.3 上行链路中频处理单元软件设计及仿真 |
4.2 下行链路各个模块硬件语言实现及仿真 |
4.2.1 卷积码译码器软件实现及仿真 |
4.2.2 QPSK 解调器软件实现及仿真 |
4.2.3 下行链路中频处理模块的联试与仿真 |
4.3 本章小结 |
第五章 地面站数字通信子系统中频处理单元软硬件调试 |
5.1 必要工具 |
5.2 设计调试中的FPGA 开发环境 |
5.3 系统静态测试 |
5.4 系统上电测试 |
5.5 功能测试 |
5.5.1 系统调试流程 |
5.5.2 测试JTAG 连接 |
5.5.3 FPGA 程序加载测试 |
5.6 调试结果与分析 |
5.6.1 上行链路中频处理单元调试结果 |
5.6.2 下行链路中频处理单元调试结果 |
5.7 本章小结 |
第六章 总结与展望 |
6.1 课题工作总结 |
6.2 进一步工作的展望 |
参考文献 |
致谢 |
在学期间的研究成果及发表的学术论文 |
(9)一种MSK调制解调器的硬件实现方案(论文提纲范文)
1 MSK信号 |
2 MSK调制方案 |
3 MSK解调方案 |
4 结论 |
四、用FPGA实现的位同步电路(论文参考文献)
- [1]基于FPGA的旋转件测试信号的无线传输系统研究[D]. 侯欢. 北京交通大学, 2021
- [2]双模ADS-B接收机基带芯片关键技术研究[D]. 孙钰博. 西安电子科技大学, 2020(05)
- [3]码率可调的FSK/GFSK数字电路设计[D]. 刘俊. 东南大学, 2016(03)
- [4]基于FPGA的位同步电路设计[J]. 张智明. 现代电子技术, 2016(04)
- [5]电耦合型人体通信收发器的设计与实现[J]. 高跃明,潘少恒,麦炳源,韦孟宇,杜民. 电子技术应用, 2011(12)
- [6]基于FPGA列车通信网络设备的研究[D]. 栾帅. 北京交通大学, 2011(09)
- [7]基于FPGA和光电耦合的旋转机械非接触双向信号传输系统[D]. 隆志远. 南京航空航天大学, 2010(07)
- [8]微型飞行器地面站数字通信子系统中频处理单元的研制[D]. 沙军. 南京航空航天大学, 2010(08)
- [9]一种MSK调制解调器的硬件实现方案[J]. 陆智超,赵旦峰,朱铁林. 黑龙江科技信息, 2010(05)
- [10]可变性能位同步电路的设计及其实现[J]. 张水英,金学波,杜晶晶. 浙江理工大学学报, 2009(05)